[헬로티] 전자 설계 자동화 소프트웨어 업체인 멘토 지멘스 비즈니스(이하 멘토)는 복잡한 차세대 IC 디자인 테스트의 문제를 해결할 수 있는 ‘테센트 스트리밍 스캔 네트워크’ 소프트웨어를 출시했다고 밝혔다. 최근 애플리케이션에 필요한 고성능 차세대 IC에 대한 수요가 증가하고 있다. 이로 인해 IC 디자인의 크기가 전례 없이 증가하면서 각 설계 전반에 DFT(Design-For-Test) 구조와 기능을 계획하고 배치하기 위해 필요한 엔지니어링 노력이 대폭 증가하고 있다. 이번 새로운 솔루션에 포함된 내장 인프라 및 자동화 기능은 코어 레벨의 DFT 요건을 칩레벨의 테스트 제공 리소스로부터 분리한다. 따라서 성능 저하 없는 상향식 DFT 흐름이 가능해지며, 이를 통해 DFT 계획 및 구현을 극적으로 간소화하면서도 테스트 시간은 최대 4분의 1까지 단축할 수 있다. 멘토의 새로운 테센트 스트리밍 스캔 네트워크(Tessent Streaming Scan Network)는 스캔 데이터 분배 아키텍처로서, 코어 수가 몇 개이든 동시에 테스트할 수 있다. 고속 데이터 분배를 지원하고, 코어 간의 불균형을 효율적으로 처리하며, 동일 코어를 그 개수에
[헬로티] 멘토, 지멘스 비즈니스는 오늘, 암(Arm)과 제휴해 IC 디자이너가 암 기반 설계의 기능 검증을 최적화 및 간소화하도록 지원한다고 발표했다. ▲암(Arm) 공식 홈페이지 이 협업으로 Arm Design Reviews 프로그램은 이제 멘토의 정상급 기능검증 엔지니어가 보유한 전문 지식을 제공함으로써 고객이 암 기반 SoC(System-on-Chip) 설계를 최적화할 수 있도록 지원하게 됐다. 암의 새로운 RTL Verification Design Review 서비스는 멘토와의 협력으로 IC 설계 팀이 자사 Arm IP의 품질, 첨단 기능 및 비용 간에 적절한 균형을 RTL 수준에서 달성하도록 지원한다. 이러한 검토 기능의 지원을 통해 고객은 신호 연결성, 시스템 일관성, 올바른 구현 및 시스템 성능을 비롯한 주요 설계 요소를 향상시킬 수 있게 됐다. 멘토 컨설팅의 샘 조지(Sam George) 부사장은 “멘토와 암은 성공적으로 협업해온 뛰어난 실적을 갖고 있다. 이처럼 오랜 기간 맺어온 유익한 관계를 지속하게 돼 기쁘게 생각한다”고 말했다. 샘 조지 부사장은 “멘토의 RTL 설계 분야 전문지식과 암의 광범위한 시스템
[헬로티] Tessent 테스트 기술로 성공적인 브링업 및 ISO26262 안전목표 달성 전자 설계 자동화(EDA) 소프트웨어 기업인 멘토, 지멘스 비즈니스는 자동차 안전 시스템을 지원한다. 멘토, 지멘스 비즈니스의 오토모티브 IC 시스템에 적용되는 모든 IC 테스트의 결함을 측정하고 진단하는 ‘테센트 세이프티(Tessent Safety)’ 에코시스템이 인공지능(AI) 비전 실리콘 기업인 암바렐라(Ambarella)의 CV22FS 및 CV2FS 자동차 카메라 시스템온칩(SoC)에 대한 시스템 내 테스트 요건을 성공적으로 충족시키고 ISO26262 차량 안전성 보전 등급(ASIL) 목표 달성을 지원했다고 발표했다. 암바렐라의 VLSI 부문 디렉터인 프라빈 제이니(Praveen Jaini)는 “DFT(Design-for-Test)는 IC 설계에 극히 중요한 요소로서, 안전이 필수적인 자동차 애플리케이션을 목표로 하는 최첨단 AI 디바이스의 경우에는 특히 그렇다”고 말했다. “멘토의 Tessent Safety 에코시스템이 제공하는 강력하면서도 시간을 절약해 주는 다양한 기능들은 우리의 설계 목표를 신속하게 달성
[헬로티] 전세계적으로 공공 5G 무선 네트워크의 확장이 계속되고 사설 5G 무선 네트워크에 대한 관심이 증가하는 가운데, 이러한 네트워크의 구축 및 전면적 가동을 위해서는 여러 공급업체들 간의 성공적인 상호운용성이 점점 더 요구되는 추세이다. 5G 무선 네트워크에는 이전 시대와는 달리 광범위한 사양들이 포함되어야 하며, 이러한 사양들은 저마다 독자적인 일련의 테스트를 필요로 하고 있다. 전자 설계 자동화(EDA) 소프트웨어 분야의 전문 기업인 멘토, 지멘스 비즈니스는 오늘 전 세계적인 5G 구축 가속화를 돕고 5G 애플리케이션을 개발하고 있는 하드웨어 솔루션 디자이너를 지원하기 위해 ‘O-RAN 얼라이언스(Open Radio Access Network Alliance)에 합류했다고 밝혔다. O-RAN 얼라이언스는 선도적인 통신 사업자 및 에코시스템 공급사들의 그룹으로서, 5G 무선 액세스 네트워크(RAN) 아키텍처 및 오케스트레이션(orchestration)의 진화를 위한 개방성, 인텔리전스, 유연성 및 성능 달성에 전념하고 있다. 멘토는 이 얼라이언스의 회원사로서, 구성 능력이 뛰어난 개방형 표준 기반의 네트워크 개발을 위해 검증 및 인증 요건
[헬로티] 멘토, 지멘스 비즈니스의 Tanner EDA 솔루션은 Analog/Mixed-Signal IC와 MEMS IC 디자인에 최적화된 설계환경을 지원한다. 더불어 다양한 파운드리 및 데이터 포맷을 지원하면서 호환성이 뛰어나고, 윈도우 및 리눅스 OS 환경의 독립된 플랫폼에서 동작을 지원한다. 설계 디자이너가 사용하기 매우 쉬운 장점을 가지고 있으며, 보다 저렴한 가격으로 유지보수 및 설계환경을 구성할 수 있는 장점을 보유하고 있다. 특히 풀커스텀 피지컬 레이아웃 설계를 지원하는 L-EDIT는 Mixed-Signal, MEMS, 포토닉스(Photonics) 디자인을 직각, 45도뿐만 아니라 모든 각도에서 직선 및 곡선(true-curve) 형태로 그려낼 수 있는 기능을 가지고 있다. ▲Tanner Design Flow Tanner L-EDIT Analog/Mixed-Signal IC 솔루션은 OA 포맷을 이용한 멀티-유저 풀커스텀 레이아웃 디자인을 지원하며, 패스트 랜더링, 오브젝트 스냅핑, 얼라인먼트 툴바, 오토매틱 가드링 제너레이션등의 강화된 기능과 T-셀을 생성하여 파라미터화된 레이아웃 셀 라이브러리를 지원한다. 또한 룰-어웨어 레이아웃 상에서 빠른
[헬로티] 전자 설계 자동화(EDA) 소프트웨어 분야 기업인 멘토, 지멘스 비즈니스는 멘토의 캘리버(Calibre), 아날로그 패스트스파이스(Analog FastSPICE)을 비롯한 광범위한 IC 설계 툴들이 파운드리 업계 1위인 대만 TSMC의 N5(5nm) 및 N6(6nm) 공정 기술에 적합성을 인증 받았다고 밝혔다. 또한, TSMC와 첨단 패키징 기술 분야로 협업을 확대하여, 멘토의 Calibre 플랫폼 3DSTACK 패키징 기술을 이용해 TSMC의 첨단 패키징 플랫폼을 지원할 수 있게 됐다. TSMC의 N5 및 N6 공정 기술은 세계 유수의 IC 설계 기업 다수가 자동차, 사물인터넷(IoT), 고성능 컴퓨팅, 5G 모바일/인프라, 인공지능 등과 같이 경쟁이 치열한 시장을 목표로 프로세서의 성능을 향상시키고, 폼팩터를 축소하며, 전력소비를 줄일 수 있도록 지원한다. 멘토의 IC 부문 조 사위키(Joe Sawicki) 수석 부사장(EVP)은 “오랫동안 지속되어 온 멘토와 TSMC 간의 유익한 파트너십은 양사 공동 고객이 고도로 혁신적이고 차별화된 IC를 실현할 수 있도록 끊임없이 지원하고 있다”라고 말하며, “최근 멘토의
[첨단 헬로티] 전자 설계 자동화(EDA) 소프트웨어 분야의 선도업체인 멘토, 지멘스 비즈니스는 오늘, 자사의 제품군 다수가 글로벌 반도체 파운드리 기업인 UMC(유나이티드 마이크로일렉트로닉스, United Microelectronic Corporation)사의 22uLP(ultra Low Power) 공정 기술에 대해 인증 받았다고 발표했다. 인증 제품에는 멘토의 캘리버(Calibre) 플랫폼, 아날로그 패스트스파이스(Analog FastSPICE) 플랫폼 및 니트로-SoC(Nitro-SoC) 디지털 설계 플랫폼이 포함되어 있다. UMC사의 22nm 공정은 이 회사의 28nm HKMG(High-K/Metal Gate: 하이-케이 메탈 게이트) 공정에 비해 10% 감소된 면적, 개선된 전력 대 성능 비와 향상된 RF(무선 주파수) 성능을 특징으로 한다. 이 플랫폼은 셋탑 박스, 디지털 TV 및 감시 애플리케이션용의 소비자 IC를 비롯한 광범위한 응용 분야에 이상적이다. UMC사의 22nm 공정은 보다 긴 배터리 수명을 필요로 하는 웨어러블 및 사물인터넷(IoT) 제품을 위한 전력소모 절감형 IC에도 매우 적합하다. 멘토, 지멘스 비즈니스의 Calibre 파운
[첨단 헬로티] 전자 설계 자동화(EDA) 소프트웨어 기업인 멘토, 지멘스 비즈니스는 인공지능(AI) 프로세서 업체인 ‘미씩(Mythic)’이 ‘아날로그 패스트스파이스 플랫폼(Analog FastSPICE Platform)’을 커스텀 회로 검증과 기기 잡음 분석을 위해 도입했다고 발표했다. 또한 미씩은 IPU(Intelligence Processing Units)에 통합된 아날로그 및 디지털 로직의 기능 검증을 위해 멘토의 ‘심포니 믹스드-시그널 플랫폼(Symphony Mixed-Signal Platform)’도 도입했다. ▲멘토, 지멘스 비즈니스의 '심포니 믹스드-시그널 플랫폼' 미씩의 엔지니어링 부사장인 타이 가리베이(Ty Garibay)는 “미씩(Mythic) IPU는 아날로그 컴퓨팅을 이용해 플래시 메모리 어레이 내부의 심층 신경망(DNN) 추론에 필요한 계산을 수행한다. 이를 위해서는 수천 개의 아날로그-디지털 컨버터(ADC)를 극히 높은 정확도 사양으로 시뮬레이션 해야 한다”고 말하며, “멘토의 아날로그 패스트스파이스 플랫폼을 선택한 것은 나노미터 수준
[첨단 헬로티] 전자 설계 자동화(EDA) 소프트웨어 기업인 멘토, 지멘스 비즈니스는 오토모티브 IC 시스템에 적용되는 모든 IC 테스트의 결함을 측정하고 진단하는 ‘테센트 세이프티(Tessent Safety)’ 에코시스템과 설계 자동화로 IC 테스트 구현 비용 절감할 수 있는 ‘테센트 커넥트(Tessent Connect)’를 발표했다. 테센트 커넥트(Tessent Connect)은 DFT(테스트용설계) 자동화 방법론에 의해 실현되는 의도 지향형의 계층적 테스트 솔루션으로서, IC 설계 팀이 제조 테스트 품질 목표를 기존의 DFT 방식보다 빠르면서도 보다 적은 리소스를 할당하면서도 충분히 달성할 수 있도록 돕는다. 멘토는 테센트 커넥트(Tessent Connect) 출시의 일환으로 ‘테센트 커넥트 퀵스타트(Tessent Connect Quickstart)’도 함께 발표했는데, 테센트 커넥트 퀵스타트는 멘토의 애플리케이션 및 컨설팅 서비스 엔지니어들의 상세한 흐름 평가 서비스를 제공한다. 오늘날의 첨단 IC 디자인은 임베디드 압축, 내장 자체 테스트(BIST) 및 IEEE 1687 IJTAG 네트
[첨단 헬로티] 멘토의 테센트 커넥트(Tessent Connect), 설계 자동화로 IC 테스트 구현 비용 절감하고 신제품 출시 앞당겨 전자 설계 자동화(EDA) 소프트웨어 기업인 멘토, 지멘스 비즈니스는 26일인 오늘 수많은 주요 파트너와의 공고한 파트너십을 통해 오토모티브 IC 시스템에 적용되는 모든 IC 테스트의 결함을 측정하고 진단하는 ‘테센트 세이프티(Tessent™ Safety)’ 에코시스템과 설계 자동화로 IC 테스트 구현 비용 절감할 수 있는 ‘테센트 커넥트(Tessent Connect)’를 발표했다. 테센트 커넥트는 DFT(테스트용설계) 자동화 방법론에 의해 실현되는 의도 지향형의 계층적 테스트 솔루션으로서, IC 설계 팀이 제조 테스트 품질 목표를 기존의 DFT 방식보다 빠르고, 보다 적은 리소스를 할당해 충분히 달성하도록 돕는다. 멘토는 테센트 커넥트 출시의 일환으로 테센트 커넥트 퀵스타트도 함께 발표했다. 테센트 커넥트 퀵스타트는 멘토의 애플리케이션 및 컨설팅 서비스 엔지니어의 상세한 흐름 평가 서비스를 제공한다. 오늘날의 첨단 IC 디자인은 임베디드 압축, 내장 자체 테스트(BIST
[첨단 헬로티] 전자 설계 자동화(EDA) 소프트웨어 분야의 선도 업체인 멘토, 지멘스 비즈니스는 오늘 연례 EDA 행사인 ‘Mentor Forum 2019’ 를 잠실 롯데호텔에서 개최했다. 이번 포럼을 위해 방한한 조셉 사위키 멘토 IC EDA 부문 수석 부사장은 포럼과 같은날 진행된 기자간담회에서 AI 기반 도메인 특화 아키텍처 제품의 개발이 증가하며 반도체 설계 산업이 지속 성장할 것이라고 전망했다. ▲ 조셉 사위치(Joseph Sawicki) 멘토 IC EDA 부문 수석 부사장 조셉 사위키(Joseph Sawicki) 멘토 IC EDA 부문 수석 부사장(EVP, Mentor IC EDA)은 ‘AI가 반도체 및 EDA에 미치는 영향력(The Impact of AI on Semiconductors and EDA)’에 대해 소개하며, “ML(머신러닝) 기반의 반도체 설계를 위한 벤처 캐피탈의 투자가 증가하고 있으며, 이는 운송, 에너지, 상호연결 도시(connected cities), 클라우드 컴퓨팅 및 스마트 제조와 같은 광범위한 시장에 집중되고 있다. 이처럼 머신러닝 시장이 성장하면서 EDA 툴도 많
[첨단 헬로티] 칩스앤미디어, 멘토 Catapult High-Level Synthesis (HLS) Platform을 도입해 자사 최초의 컴퓨터 비전 IP 구현 전자 설계 자동화(EDA) 소프트웨어 분야의 선도업체인 한국 멘토, 지멘스 비즈니스는 칩스앤미디어가 멘토의 설계 검증 솔루션인 '캐타펄트 HLS(Catapult™ High-Level Synthesis Platform)'을 도입함으로써 심층 신경망(DNN) 알고리즘을 이용해 객체의 실시간 검출을 위한 자사의 c.WAVE100 컴퓨터 비전 IP를 설계 및 검증했다고 발표했다. 칩스앤미디어는 자동차, 감시 및 가전과 같은 시장에 널리 사용되는 SoC 디자인용의 고성능, 고품질 비디오 IP의 주요 공급사이다. 칩스앤미디어는 차별화된 머신러닝 IP를 고객에게 신속하게 제공하기 위해 기능 검증 시간, 타이밍 클로저, 설계 및 아키텍처 최적화를 앞당김으로써 생산성을 극적으로 높여야 했다. 이를 통해 머신러닝 알고리즘과 아키텍처의 연구개발에 더 많은 시간을 투자할 수 있기 때문이다. 이러한 목표를 달성하기 위해 수작업으로 코딩하던 기존의 RTL(register transfer level) 플로우에서 벗어
[첨단 헬로티] 실리콘 디버깅 및 브링업 속도를 극적으로 향상시키는 기술 멘토, 지멘스 비즈니스는 자사의 테센트 실리콘인사이트(Tessent SiliconInsight) 제품에 ATE-Connect 기술을 사용함으로써 IC 디버깅 및 브링업(Bring up) 성능을 향상시킬 수 있게 되었다고 발표했다. ATE-Connect 기술로 구현되는 업계 표준 인터페이스는 특정 테스터용의 독점적인 소프트웨어와 DFT(Design-For-Test) 플랫폼 간의 통신 장벽을 없애 준다. 이 신기술은 IJTAG 디바이스의 디버깅 속도를 높이고, 제품 생산속도를 높일 수 있도록 지원하며, 5G 무선통신, 자율주행 및 인공지능 분야 제품의 출시 시기를 앞당긴다. 멘토는 또한 테라다인의 UltraFLEX 테스트 솔루션이 PortBridge기술을 통해 새로운 멘토 인터페이스를 전폭적으로 지원한다고 밝혔다. 업계에서 IJTAG (IEEE 1687) 테스트 아키텍처가 칩 수준의 테스트에 널리 채택되고 있음에도 불구하고, 많은 기업들이 칩 수준의 테스트 패턴을 테스터 포맷으로 변환하는 데 있어서는 물론 자동 테스트 장비(ATE)에서의 테스트 디버깅에 있어서도 매우 상이한 접근 방법을 유
[첨단 헬로티] 나노미터급의 SPICE 정확도와 첨단 디버깅 기능, 동급 최고의 사용성으로 검증 생산성이 최대 5배 향상 멘토, 지멘스 비즈니스는 '심포니 혼성 신호 플랫폼(Symphony Mixed-Signal Platform)'을 시판한다고 발표했다. 이 플랫폼에는 주요 파운드리의 인증을 받은 AFS(Analog FastSPICE) 회로 시뮬레이터와 업계 표준 HDL 시뮬레이터들이 결합되어 있어 복잡한 나노미터급의 혼성신호 IC를 빠르고 정확하게 검증할 수 있다. 직관적인 사용 모델을 제공하며 기존 검증 인프라를 완전히 재사용하는 심포니를 통해 혼성신호 검증 작업의 생산성을 전통적인 플로우에 비해 최대 5배나 향상시킬 수 있다. 고성능 컴퓨팅, 사물인터넷(IoT) 및 자동차 애플리케이션에 사용되는 시스템온칩(SoC)은 고성능의 저잡음 혼성신호 인터페이스를 다수 갖추고 있다. 융통성 있는 혼성신호 검증 플랫폼은 디자이너가 이 칩의 혼성신호 회로 전반에 걸쳐 커넥티비티, 기능 및 성능을 검증하도록 지원하는 데 필요하다. 이 혼성신호 회로는 블록 및 상위 레벨에서 매우 많은 수의 혼성신호 시뮬레이션을 구동한다. 혼성신호 시뮬레이션 솔루션은 빠르고 정확하며 사용
[첨단 헬로티] AMD는 AMD 에픽(EPYC) 프로세서, 라이젠 CPU, 라데온 인스팅트 GPU 에서 멘토 그래픽스 소서리 코드벤치 라이트(Mentor Graphics Sourcery CodeBench Lite) 에디션을 사용할 수 있게 됐다고 밝혔다. 무료로 활용 가능한 멘토 그래픽스의 소서리 코드벤치 라이트 에디션은 고성능 컴퓨팅(HPC) 관련 응용 프로그램을 위한 C/C++ 언어 및 포트란(Fortran) 개발 환경을 제공한다. 해당 에디션은 다중코어 기반 복합 이종 시스템을 위해 고안됐으며, AMD 라데온 인스팅트 GPU에서 업계 표준 오픈MP(OpenMP), 오픈ACC(OpenACC) 등을 실행할 수 있다. 최신 버전에는 리눅스 플랫폼에 최적화된 GNU 기반 C/C++ 언어 및 포트란 개발 툴 지원이 포함됐다. 멘토 임베디드 플랫폼 솔루션(Mentor Embedded Platform Solutions) 사업부 응용 리서치(Advanced Research) 부문 이사 랜디 앨런(Randy Allen)박사는, “AMD의 혁신적인 기술력과 업계를 선도하는 멘토의 소서리 코드벤치 라이트의 조합은 고객이 고성능 컴퓨팅과 임베디드용 제품을 개발할